Percobaan 3 kondisi 8
Buatlah rangkaian seperti gambar percobaan 3B, ganti probe menjadi seven segment.
2. Gambar Rangkaian Simulasi
[Kembali]
4. Prinsip Kerja
[Kembali]
Pada percobaan ini, kita membuat rangkaian syncronous binarry counter menggunakan dua buah IC counter yaitu tipe 74192 dan 74193. IC tersebut dirangkai seperti gambar percobaan 3B dan mengganti gerbang logika menjadi gerbang logika AND. Rangkaian ini menggunakan 8 buah saklar spdt yang berfungsi sebagai inputan untuk kedua IC. Pada bagian input D0 dihubungkan ke S4, D1 dihubungkan ke S5, D2 dihubungkan ke S6, dan D3 dihubungkan ke S7, lalu input UP dihubungkan output gerbang AND yang pertama, DN dihubungkan ke output gerbang AND kedua, PL dihubungkan ke S3 dan MPR dihubungkan ke S0. Untuk masing masing dari kaki gerbang AND dihubungkan ke S1 dan S2. Pada rangkaian ini, nilai untuk S4 adalah 1 dan untuk nilai S0, S1, S2, S3, S5, S6, serta S7 diberi inputan berupa 0.
Pada saat rangkaian disimulasikan, diperoleh nilai dari output Q0 adalah 1 sedangkan output yang lainnya adalah 0, karena pada saat diberikan inputan 1 itu hanya S4 yang nantinya akan terhubung ke D0. Lalu outputnya berupa 1 pada bagian Q0, sesuai dengan prinsip kerja dari rangkaian syncronous binary counter, dimana output dari flip-flop akan aktif secara bersama. Hal ini disebabkan karena masing-masing input itu dikendalikan oleh sinyal clocknya. Gerbang AND sendiri tidak aktif, dikarenakan inputnya bernilai 0, sesuai dengan tabel kebenaran apabila salah satu dari inputannya saja bernilai 0 maka untuk output yang dihasilkan akan bernilai 0 karena itu output pada IC yang terhubung dengan gerbang AND akan memiliki output 0.
.png)