Percobaan 1 kondisi 8
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=1, B1=0, B2=1, B3=don’t care, B4=don’t care, B5=0, B6=don’t care.
2. Gambar Rangkaian Simulasi
[Kembali]
3. Video Simulasi
[Kembali]
4. Prinsip Kerja
[Kembali]
Pada rangkaian kali ini, kita menggunakan rangkaian J-K flip flop pada bagian sebelah kanan, flip flop ini tidak memiliki kondisi terlarang, yaitu keluarannya tidak bernilai sama atau yang berarti diberi berapapun inputan asalkan terdapat clock maka akan terjadi perubahan pada keluarannya. Kondisi B0=1, B1=0, B2=1, B3=don’t care, B4=don’t care, output Q=1 dan Q’=0, karena input B1 terhubung ke ground sehingga S(set) itu aktif yang mana menyatukan output Q=1 dan Q’=0 adalah kebalikannya dan apabila input B0 terhubung ke ground dan R(reset) aktif dan menghasilkan Q=0 dan Q’=1. Pada kondisi B0 dan B1 mati, keluaran yang didapat itu akan berubah-ubah tergantung dari clocknya, karena clocknya ini aktif low maka setiap clocknya terhubung ke ground atau berlogika 0 maka keluaran Q dan Q’ akan berubah-ubah.
Pada rangkaian bagian kiri, kita menggunakan rangakaian D flip flop. Flip flop ini merupakan jenis flip-flop yang dibangun dengan menggunakan flip-flop R-S. Perbedaan dengan R-S flip-flop terletak pada inputan R yang terlebih dahulu diberi gerbang NOT. Rangkaian D flip flop ini memiliki nilai Q yang sama dengan nilai D. Apabila D=1 maka nilai Q=1 dan Q’=0, namun dalam percobaan ini input S berperan dalam menyatukan output Q jika S atau R aktif makan output tidak lagi bergantung pada nilai D, namun apabila S dan R tidak aktif maka nilai Q akan berubah sesuai dengan nilai D, clock akan mengubah keluaran Q apabila terhubung ke power dan juga nilai D sudah dirubah terlebih dahulu.
5. Link Download [Kembali].png)